

Fecha: 12-dic-2019

Cuatr. cursada: 2019 200 Cumi

Turno de TP: VIGINES - BUR'N

 (a) Explique en qué aspectos se afectaria la operación del microprocesador ARC si una falla de hardware hiciera que la salida del flipflop menos significativo del registro de microinstrucciones quedara conectada permanentemente a cero. Sea específico y justifique detalladamente su respuesta en todos los pasos del ciclo de fetch.

(b) Describa una estructura del tipo bus, indicar su propósito y sus aplicaciones específicas en el microprocesador y en el conjunto de una computadora.

(c) Explique qué entiende por nanoprogramación.

2) Un periférico mapeado en la dirección A500A120h entrega una palabra de 32 bits cuyos 18 bits menos significativos contiene la información de interés. Escribir programa que declara un arreglo de 20 elementos y lo completa con los primeros 20 valores leídos del periférico mencionado (sus primeros 18 bits extendiendo el signo). Implementarlo:

(a) declarando en el mismo módulo una rutina cuya función es leer el periférico mencionado, no recibe parámetros de entrada y devuelve por stack el valor de 18 bits extendido en signo a 32.

(b) declarando una macro que cumple una función similar a lo indicado en (a)

 Compare el linkeado en tiempo de carga con el que ocurre cuando se utilizan librerías de linkeado dinámico. Detalle los inconvenientes que intenta solucionar cada uno de estos sistemas.

4) Explique detalladamente qué se entiende por fallo de cache. ¿Por qué razones es deseable que no ocurra? ¿Conoce pautas de programación en lenguajes de alto nivel para minimizar su ocurrencia?

|                                                  | ор                                                                                                                                        | F <sub>2</sub> F <sub>2</sub> F <sub>4</sub> F <sub>0</sub> . | Operation                                                                                                                                                                                                              |
|--------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| SETHI Format                                     | 0 0 0 coad op2 dep22                                                                                                                      | 0 0 0 0                                                       | ANDCC (A. B.)<br>ORCC (A. B)<br>NORCZ (A. B)                                                                                                                                                                           |
| CALL format                                      | 11 10 20 20 20 20 20 20 20 20 20 20 20 20 10 17 10 20 10 10 10 10 20 10 10 10 10 10 10 10 10 10 10 10 10 10                               | 0 0 1 1 0 0 0 1 0 1 0 1 0 1 0 1                               | ADDCC (A, B)<br>SEL (A, B)<br>AND (A, B)<br>OR (A, B)                                                                                                                                                                  |
| Arithmetic<br>Formats                            | 1 0 rd op3 rs 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1                                                                                         | 0                                                             | NOR (A, B) ADD (A, B) LEHIPTZ (A) LEHIPTZ (A) SIMMID (A) SIMMID (A) INC (A) INC (A) REHIPTS (A)                                                                                                                        |
| op Forms op SETHI/B ol CALL 10 Arithme 11 Memory | at op2 Inst. op3 (op=10) op3 (op=11) cond branch runch o10 branch 010000 added 000000 1d 0101 bcs 100 seth1 010010 orec 01000 st 0110 bcs | 0 0 1 Cha<br>0 1 0 Cha<br>0 1 1 Cha<br>1 0 1 Cha<br>1 0 1 Cha | Operation  NEXT ADDR  NAIP ADDR (10 - 1  NAIP ADDR (00 - 1  NAIP ADDR (00 - 1  NAIP ADDR (00 - 1  AND ADDR |

#### Final 13-12-2018

# 1. Ejercicio 1

- a) Los pasos del ciclo fetch son:
  - Búsqueda de la próxima instrucción
  - Decodificación del código
  - Búsqueda de operandos en memoria(si los hubiera)
  - Ejecución y almacenamiento
  - Volver al paso 1

Paso 1: Búsqueda de la próxima instrucción:

Para este paso la falla no afectaría. Esto es porque la microinstrucción llevada a cabo es la de la línea 0(R[IR] <-- AND(R[PC], R[PC]); READ;) la cual puede ser llevada a cabo independientemente de la falla..

Paso 2: Decodificación del código:

En este paso, se decodifica la instrucción utilizando sus campos  ${\rm OP}$  y  ${\rm OP3/OP2}.$ 

En este paso, la falla tampoco afectaría.

Paso 3: Búsqueda de operandos en memora:

Paso 4: Ejecución y almacenamiento:

En este paso empieza a afectar la falla. En particular, la falla afectará en que el campo JUMP ADRESS siempre va a ser un número par(último bit=0). Puede existir una microinstrucción cuya dirección de salto sea impar y esta se vería afectada. Si por ejemplo la microinstrucción tuviese la siguiente línea:

## IF R[IR[13]] THEN GOTO 1761

Si el bit 13 del IR fuese 1, esto significaría que la próxima microinstrucción a ejecutar sería la que se encuentra en la línea 1761, pero por el error mencionado en el enunciado se saltaría a la dirección 1760 produciendo un resultado no deseado el cual podría ser por ejemplo un loop infinito o acceso a zonas prohibidas.

#### Paso 4: Volver al paso 1:

En el último paso de la microinstrucción se suele volver a la línea 2047 con un GOTO 2047. En este caso, por la falla no se podría saltar a esta línea no sería posible dado que es impar y se saltaría, en cambio, a la línea 2046. Para otras microinstrucciones(por ej JMPL) que en la última línea hacen un GOTO 0, no afectaría la falla del hardware.

b) El bus es una solución eficiente para sistemas en donde muchos módulos se interconectan entre si. El uso del bus reduce la cantidad de cableado requerido para las interconexiones.



Las ventajas del bus son básicamente que el diseño es mas simple y de menor área. Algunas desventajas son que no es posible conectar todo al mismo tiempo y que requiere de un control que habilite y deshabilite las entradas y salidas. Algunas aplicaciones especificas en el microprocesador y el conjunto de la computadora son por ejemplo: El bus A(bus de direcciones a memoria), el bus B(bus de datos a memoria) y el bus C(bus de datos desde memoria).



- c) La nanoprogramación es una técnica para ahorrar espacio de memoria. Se puede ahorrar espacio de memoria de microprograma colocando una copia de cada palabra de microcódigo en un elemento de nanoalmacenamiento, usando la memoria de microprograma como índice a la memoria de nanocódigo.
  - En lugar de acceder solo a microcódigo ahora se debe acceder al microcódigo y luego al nanocódigo. La máquina funcionará mas lentamente pero ocupando

menos espacio.

2. Ejercicio 2

a)

| . 010 50<br>. podiv       | 848                                              |                                                          |                                                                              |  |  |  |
|---------------------------|--------------------------------------------------|----------------------------------------------------------|------------------------------------------------------------------------------|--|--|--|
| . endmo                   | ) IS<br>OIQ<br>OIQ OIQ<br>IN : 61<br>OBO :: 114, | 019 -4 -7 114<br>103 - 7 114                             |                                                                              |  |  |  |
| DIB                       | еди заг                                          | Ø                                                        |                                                                              |  |  |  |
| 0,66                      | 11.15, 11.14                                     | 217×, 0)                                                 | ! me gvaido la fet a ru en rie                                               |  |  |  |
| Ogg                       | KO, DI                                           | 17.1.6                                                   | ! Puncero al arregla                                                         |  |  |  |
| Sezni                     | 0.500 av                                         | 05000h, 1.120                                            |                                                                              |  |  |  |
| 511                       | 1/120                                            | 2, %(20                                                  |                                                                              |  |  |  |
| 099                       | 1/120                                            | 120h, 12120                                              | ! corgo el Perif.                                                            |  |  |  |
| 099                       | 7.W <sub>1</sub>                                 | 0, 1/12                                                  | ! 12 long del arregue                                                        |  |  |  |
| ICOP:                     | ?: andcc 1/12, 1/12, 1/10                        |                                                          |                                                                              |  |  |  |
|                           | pe                                               | 609                                                      |                                                                              |  |  |  |
|                           | Call                                             | levi                                                     |                                                                              |  |  |  |
|                           | POP                                              | 7.55                                                     | ! goordo en 15 10 que retorna la notina                                      |  |  |  |
| salida:                   | 0.66<br>506<br>60                                | 1.65,7.61<br>1.61,4,1.61<br>1.62,1,1.62<br>1.66,4,1.60   | ! avoito overay!                                                             |  |  |  |
| lore:                     | 511 1/63                                         | 20, %(3<br>3,14, %(3<br>3,14, %(3<br>6,18<br>6,15,4, %(0 | 90,50 sw of 10 bild of 162<br>  2000 rov pice 3m uo<br>  Coido po pigo 6u 13 |  |  |  |
| . 010.<br>2011.0<br>2013. | 10: 97<br>3000                                   | Ub 20                                                    |                                                                              |  |  |  |

## 3. Ejercicio 3

El linkeado en tiempo de carga carga todos los módulos que incluye el programa para ejecutar. El linkeado dinámico solamente carga los módulos utilizados. Una ventaja de DLL es que el programa inicial es mas liviano y usa menos recursos porque si hay un módulo muy grande que no se usa no lo carga. Una desventaja es que es frágil porque el programa en ejecución no puede resolver que hacer si no encuentra la DLL a ser cargada.

# 4. Ejercicio 4

La memoria caché existe para ahorrar tiempo de ejecución reduciendo accesos a memoria principal. Lo que hace esta memoria es almacenar los programas mas usados, entonces antes de acceder a memoria principal se accede a memoria caché para ver si está ahí, en caso de no estar ahí se accede a memoria. Esto es porque solo se usa un 10& de la memo principal en general entonces los datos más usados se guardan en la memoria caché para que sean accesibles.

El fallo de caché sucede cuando algún dato se va a buscar a la memoria cache y este no se encuentra ahí. Se busca evitar el fallo porque implica acceder a memoria principal que es justamente lo que se está tratando de evitar.

Algunas formas de evitar el fallo de la memoria caché es declarar int separados de largos bloques como arrays para que queden en el mismo bloque que la caché.